[Sammelthread] Ryzen DDR5 RAM OC Thread

..sehe ich das richtig dass core parking nicht mit core sleeping gleich zu setzen ist?
 
Wenn Du diese Anzeige nicht sehen willst, registriere Dich und/oder logge Dich ein.
Gebe mal +2 auf RAS und RC
1760086472646.png

Beitrag automatisch zusammengeführt:

..sehe ich das richtig dass core parking nicht mit core sleeping gleich zu setzen ist?
Jop, Parking ist eine Windows-Geschichte.
 
Müsste die Global C-State Control sein, aktiviert gehen die Kerne schlafen und brauchen Zeit zum Aufwachen.
Aber auch die Power Supply Idle Control, Low Current Idle lässt die Kerne tiefer schlafen.
Wundert mich nur, weil beim 98X3D + X870E Nova hab ich beide so gesetzt. Muss ich mal schaun, obs bei der Latenz was ausmacht, wenn ich beide Settings rausnehme.
 
Bin nicht sicher, ob Low Current Idle überhaupt aktiv ist, wenn C-States aus ist.
 
Zumindest bei mir ist C states auf Auto gestellt off.
Wenn ichs auf enabled stelle ist es on.
Ist bei Asus auf Auto disabled.

Bei msi asrock Gigabyte usw Auto auf enabled.
Da ist Asus also ne Ausnahme.

Hab das vor zwei Wochen intensiv getestet und Latenz war minimal besser mit off/Auto.

Mit on hatte ich aber smoothere frametimes.

Ein amd dev hatte mal irgendwo geschrieben man solls enablen.

Dann gibt's noch Df C states, das ist für den fclk.
Das ist auf Auto enabled und sollte auch an bleiben.

Ich fahre

Global C state Control enabled
Df Cstates Auto.

Hatte damit die besten Ergebnisse.
 
Zuletzt bearbeitet:
Zumindest bei mir ist C states auf Auto gestellt off.
Wenn ichs auf enabled stelle ist es on.

Hab das vor zwei Wochen intensiv getestet und Latenz war minimal besser mit off/Auto.

Mit on hatte ich aber smoothere frametimes.

Ein amd dev hatte mal irgendwo geschrieben man solls enablen.

Dann gibt's noch Df C states, das ist für den fclk.
Das ist auf Auto enabled und sollte auch an bleiben.

Ich fahre

Global C state Control enabled
Df Cstates Auto.

Hatte damit die besten Ergebnisse.
Ich meine das die DF sowieso nicht laufen, wenn Global aus ist.

Dass du mit On bessere Frame Times hattest, klingt nicht logisch.
Aber du hast es ja getestet : )
 
Ich meine das die DF sowieso nicht laufen, wenn Global aus ist.

Dass du mit On bessere Frame Times hattest, klingt nicht logisch.
Aber du hast es ja getestet : )
Muss jeder selbst seine settings finden, bei mir lief es besser enabled.

Mit disabled hatte ich leichtes stuttering.
Dazu gibt's auch paar YouTube Videos, die das explizit auf AM5 getestet haben.
Beitrag automatisch zusammengeführt:

Hier mal ein Video dazu

 
Zuletzt bearbeitet:
Muss ich später direkt checken und einmal enablen...!😉
 
Hier noch paar Sachen für den ein oder anderen.

Gfxoff enable
SwapAPU
Iommu disable
TSME disable
SMEE disable
Svm disabled
SvmEnable disabled
Hash Bank enabled
Hash cs enabled
Hash subchannel enabled
Data scramble enabled
Ecc disabled
Df Cstates Auto
Global C state enable
Avx 512 disable
 
Hier noch paar Sachen für den ein oder anderen.

Gfxoff enable
SwapAPU
Iommu disable
TSME disable
SMEE disable
Svm disabled
SvmEnable disabled
Hash Bank enabled
Hash cs enabled
Hash subchannel enabled
Data scramble enabled
Ecc disabled
Df Cstates Auto
Global C state enable
Avx 512 disable
Iommu Enabled für Leute mit AMD GPU die VM laufen lassen wollen.
 
Hab mal schnell getestet.

Trc von 70 auf 62
Tras von 70 auf 48

8200 c32

In aida hat sich nix geändert, aber ich hab extrem was gut gemacht in allen anderen Anwendungen wtf.

Von 940 auf 944gflops und fps sind auch minimal aber messbar gestiegen.
Karhu auch 1.5MB mehr.

Hätte ich nicht gedacht.

Edit: im ersten Versuch direkt nen Personal record geknackt beim Benchen 😂.

Das bringt ordentlich was.
Wie viel MB/s hast du in Karhu? Wahrscheinlich mit 16T?
 
Atm mit 8200c32 glaube 370 oder 371 mit 2167FCLK.

Ich lass mal heut Nacht laufen bis morgen und schick dir nen Screenshot.

Weiß es Grad wirklich Nichtmehr.
Ok das ist dann mit paar bios tweaks.
Ich weiß noch 368MB/s damals auf dem Gene das Maximum war. Allerdings mit allen 32T & nur swap Apu aktiv.
 
Ok das ist dann mit paar bios tweaks.
Ich weiß noch 368MB/s damals auf dem Gene das Maximum war. Allerdings mit allen 32T & nur swap Apu aktiv.
Glaube 32t, hatte das extra angemacht, weil ich dachte das gibt mehr mbs😂

Aber wie ich jetzt gehört hab gibt 16t mehr.

Ich mach extra 32t heut Nacht.
 
Ich laboriere grad weiter an meinen Settings von gestern (Seite vorher). Bin bei tRP auf 38 zurück.
Jetzt hab ichs geschafft, dass Karhu mal 5000% durchgelaufen ist, dafür bekomm ich bei TM5 immer so zwischen 26 und 28 einen oder mehrere Fehler, ganz wahllos. 0, 1, 5 - könnte theoretisch zuviel VDD gewesen sein. Hab dann etwas reduziert, wieder zur selben Zeit, diesmal Fehler 2.
Was ich komisch finde ist, immer ziemlich zur selben Zeit, egal ob Extreme @ Anta oder der usmus. Zu heiße Riegel könnens bei mir nicht sein.
 
Konnte doch noch ein anscheinend stabiles 2:1 Setting finden, 8000MT/s CL34.
Hält schon einmal 1,5h TM5 und 15000% Karhu mit Output 349MB/s. Weiter beobachten und testen.

8100 & 8200MT/s getestet ohne Erfolg (zumindest, wenn tRDWR = 14)
tRCDRD = 46 getestet ohne Erfolg
tRP = 38 getestet ohne Erfolg

48GB 8000-34 STABLE.png
 
Konnte doch noch ein anscheinend stabiles 2:1 Setting finden, 8000MT/s CL34.
Hält schon einmal 1,5h TM5 und 15000% Karhu mit Output 349MB/s. Weiter beobachten und testen.

8100 & 8200MT/s getestet ohne Erfolg (zumindest, wenn tRDWR = 14)
tRCDRD = 46 getestet ohne Erfolg
tRP = 38 getestet ohne Erfolg

Anhang anzeigen 1147990

senk mal die vsoc die ist zu hoch und wenn du ccd und iot (~1.06v beides) anhebst hast du maybe eine chance auf fclk 2200 und mach gdm erstmal an um das ganze zu stabilisieren , auserdem stimmen einige formeln nicht und - trcdwr ist zu niedrig für 2x24gb mdie
 
Zuletzt bearbeitet:
VSOC versuche ich gern nochmals, ging zuletzt jedoch nicht tiefer. (vielleicht aber doch mit aktuellen Settings)
VDDG habe ich ebenfalls bereits versucht, allerdings nicht genau 1060mV ich ich meine, direkt auch inkl. MISC, was dann nicht lief.

Bezüglich sämtlicher 1. Regeln, 2. Formeln und 3. Empfehlungen oder Erfahrungen:
Wollen wir das einmal in einer Excel untereinander weg schreiben und hier auf Seite 1 verankern?
So, wie es RedF mit Post #10.476 und Post #10.600 bereits begonnen hat.

Denn, eine Formel für tRCDWR kenne ich nicht und so hätten wir alles einmal beisammen.
Pro Zeile die jeweilige Einstellung/ Timing, drei Spalten: 2x16SR-A/ 2x24SR-M/ 2x32DR.
Habe ich so bisher nicht gefunden, oder bin ich blind?

Ich kann über's WE ja einmal beginnen und das grob zusammenstellen.
Jetzt muss ich jedoch erst einmal im Garten buddeln... :d
 
VSOC versuche ich gern nochmals, ging zuletzt jedoch nicht tiefer. (vielleicht aber doch mit aktuellen Settings)
VDDG habe ich ebenfalls bereits versucht, allerdings nicht genau 1060mV ich ich meine, direkt auch inkl. MISC, was dann nicht lief.

Bezüglich sämtlicher 1. Regeln, 2. Formeln und 3. Empfehlungen oder Erfahrungen:
Wollen wir das einmal in einer Excel untereinander weg schreiben und hier auf Seite 1 verankern?
So, wie es RedF mit Post #10.476 und Post #10.600 bereits begonnen hat.

Denn, eine Formel für tRCDWR kenne ich nicht und so hätten wir alles einmal beisammen.
Pro Zeile die jeweilige Einstellung/ Timing, drei Spalten: 2x16SR-A/ 2x24SR-M/ 2x32DR.
Habe ich so bisher nicht gefunden, oder bin ich blind?

Ich kann über's WE ja einmal beginnen und das grob zusammenstellen.
Jetzt muss ich jedoch erst einmal im Garten buddeln... :d
salve, dramdqds bei dir auf Auto? Nach wie vor bei mir dramdqds <48 ist essig.
 
VSOC versuche ich gern nochmals, ging zuletzt jedoch nicht tiefer. (vielleicht aber doch mit aktuellen Settings)
VDDG habe ich ebenfalls bereits versucht, allerdings nicht genau 1060mV ich ich meine, direkt auch inkl. MISC, was dann nicht lief.

Bezüglich sämtlicher 1. Regeln, 2. Formeln und 3. Empfehlungen oder Erfahrungen:
Wollen wir das einmal in einer Excel untereinander weg schreiben und hier auf Seite 1 verankern?
So, wie es RedF mit Post #10.476 und Post #10.600 bereits begonnen hat.

Denn, eine Formel für tRCDWR kenne ich nicht und so hätten wir alles einmal beisammen.
Pro Zeile die jeweilige Einstellung/ Timing, drei Spalten: 2x16SR-A/ 2x24SR-M/ 2x32DR.
Habe ich so bisher nicht gefunden, oder bin ich blind?

Ich kann über's WE ja einmal beginnen und das grob zusammenstellen.
Jetzt muss ich jedoch erst einmal im Garten buddeln... :d

vsoc ist weniger mehr (das musste ich auch erst lernen) für 8000mhz cl34 nutzt man so um die ~1.10-1.15v bei unserem ram
vddg ccd und iot ist für fclk 2200 wichtig da fängt man bei 1.00v an und erhöht bis ~1.08v (ccd und iot sollten immer gleich sein)

zwischen tRCDRD & tRCDWR sind meistens 2-6 takte unterschied stabil (eine richtige abhängigkeit gibts aber nicht)
beispiel tRCDRD=46 also sollte man es mit tRCDWR=44 versuchen (das wär -2)

vpp kannst du auch direkt auf 1.85-1.9v erhöhen das hilft bei boot problemen (aber nur ganz minimal)

eigentlich troll ich hier nurnoch aber du warst immer freundlich daher geb ich mal sinvolle tipps :=)

- ich wünsch einen angenehmen tag & wochenende !
 
Zuletzt bearbeitet:
Gebe mal +2 auf RAS und RC
Anhang anzeigen 1147753
Beitrag automatisch zusammengeführt:
Die Lösung scheint DramDqDs hoch auf 40 Ohm.

Endgegner ist momentan Y-Crucher VT3 (lustigerweise auch das einzige was man bei der komischen CPU beim CO nutzen kann)
1760166643209.png

Beitrag automatisch zusammengeführt:

vpp kannst du auch direkt auf 1.85-1.9v erhöhen das hilft bei boot problemen (aber nur ganz minimal)
Da kannst meistens gleich anfangen, die Widerstände anzupassen, wenn du die VPP hochstellst. Kann aber helfen.
 
Zuletzt bearbeitet:
Neues Spielzeug kam an. 😄


Endlich hoffentlich nen vernünftiges SR A-Die.
 

Anhänge

  • MVIMG_20251011_100710.jpg
    MVIMG_20251011_100710.jpg
    938,9 KB · Aufrufe: 85
  • MVIMG_20251011_100657.jpg
    MVIMG_20251011_100657.jpg
    847,6 KB · Aufrufe: 86
Hardwareluxx setzt keine externen Werbe- und Tracking-Cookies ein. Auf unserer Webseite finden Sie nur noch Cookies nach berechtigtem Interesse (Art. 6 Abs. 1 Satz 1 lit. f DSGVO) oder eigene funktionelle Cookies. Durch die Nutzung unserer Webseite erklären Sie sich damit einverstanden, dass wir diese Cookies setzen. Mehr Informationen und Möglichkeiten zur Einstellung unserer Cookies finden Sie in unserer Datenschutzerklärung.


Zurück
Oben Unten refresh