News und Artikel durchsuchen
{{#data.error.root_cause}}
{{/data.error}}
{{^data.error}}
{{#texts.summary}}
[{{{type}}}] {{{reason}}}
{{/data.error.root_cause}}{{texts.summary}} {{#options.result.rssIcon}} RSS {{/options.result.rssIcon}}
{{/texts.summary}} {{#data.hits.hits}}
{{#_source.featured}}
FEATURED
{{/_source.featured}}
{{#_source.showImage}}
{{#_source.image}}
{{/_source.image}}
{{/_source.showImage}}
{{/data.hits.hits}}
{{{_source.title}}} {{#_source.showPrice}} {{{_source.displayPrice}}} {{/_source.showPrice}}
{{#_source.showLink}} {{/_source.showLink}} {{#_source.showDate}}{{{_source.displayDate}}}
{{/_source.showDate}}{{{_source.description}}}
{{#_source.additionalInfo}}{{#_source.additionalFields}} {{#title}} {{{label}}}: {{{title}}} {{/title}} {{/_source.additionalFields}}
{{/_source.additionalInfo}}
Panel-level Packaging
-
Panel-level Packaging: Nikon zeigt Lithografiesystem für riesige Panels
Ein, zwei oder vier Compute-Chiplets, ergänzt durch bis zu 12 HBM4-Chips und zusätzliche I/O-Chiplets – das sind die Herausforderungen für Packaging-Technologien in den nächsten Jahren. Dabei zu einer Hürde im Packaging werden die Substrate bzw. Interposer, die klassisch auf Wafern gezogen einfach zu groß und vor allem zu teuer und ineffizient in der Fertigung werden. Aus diesem Grund sind alle Chiphersteller und Unternehmen die im Packaging... [mehr]