Auf die Wafer Scale Engine folgt die Wafer Level SSD

Thread Starter
Mitglied seit
06.03.2017
Beiträge
112.372
kioxia-2020.jpg
Im vergangenen Jahr sorgte die Wafer Scale Engine (WSE) für einiges an Aufsehen. Die AI-Hardware besteht aus einem riesigen Chip, der natürlich in Bereiche aufgeteilt ist, aber dennoch auf eine Fläche von 46.225 mm² (215 x 215 mm) kommt – also aus einem 300-mm-Wafer besteht.
... weiterlesen
 
Wenn Du diese Anzeige nicht sehen willst, registriere Dich und/oder logge Dich ein.
Man nimmt also den ganzen Wafer als SSD?
Wird nicht der ganze Wafer verwendet, muss schlussendlich doch eh zugeschnitten werden?
Spätestens wenn einige Bereiche nicht wie erwartet funktionieren.
 
Man nimmt also den ganzen Wafer als SSD?
Wird nicht der ganze Wafer verwendet, muss schlussendlich doch eh zugeschnitten werden?
Spätestens wenn einige Bereiche nicht wie erwartet funktionieren.

Defekte Bereiche kannst du ja dann ausparen. Bei der WSE wird das nicht anders gemacht, da ist auch nicht die komplette Wafer perfekt.
 
Und dann ist das teil mechanisch so empfindlich wie die ersten hdd damals.
Der arme praktikant der da mal blöd an der ssd ankommt.....

Goil
 
Defekte Bereiche kannst du ja dann ausparen. Bei der WSE wird das nicht anders gemacht, da ist auch nicht die komplette Wafer perfekt.
Ich finde den Einwand aber nicht ungerechtfertigt. Warum macht man das?
Ein PCB von 1m² mit hunderten Nands bestücken müsste doch einfacher herzustellen sein als ein ganzer Wafer, welche immer als ganzes funktionsfähig sein muss.
 
Er muss ja nicht komplett funktionsfähig sein. 98 % reichen. Keine Wafer ist perfekt.
 
Ich halte das ganze für die Idee, im Backend des Herstellers einfach Dicing- und Packagingkosten zu sparen

Es ist eine schlechte Idee, große rechteckige Flächen in einen Kreis einbeschreiben wollen. Damit entsteht im gegensatz zu kleineren Chips, die dann später wieder rekombiniert werden, jede Menge nicht nutzbare Fläche. Oder man müsste die Restfläche dann für kleinere Chips nutzen. Das verkompliziert aber dann das Dicen und nicht nutzbare Fläche muss ja im Frontend auch teilweise prozessiert werden.
Abgesehen davon wird der spätere Prozess komplizierter, weil ja die defekten Chips per Logik aus der Speichernutzung ausgeschlossen werden müssen. Während ein SSD-Hersteller ja bereits selektierte gute Flashchips bekommt.

Am Ende läufts quasi auf nen Businesscase raus: Backendkosten sparen vs. verlorene Chipfläche im Frontend.
 
Ich halte das ganze für die Idee, im Backend des Herstellers einfach Dicing- und Packagingkosten zu sparen

Es ist eine schlechte Idee, große rechteckige Flächen in einen Kreis einbeschreiben wollen. Damit entsteht im gegensatz zu kleineren Chips, die dann später wieder rekombiniert werden, jede Menge nicht nutzbare Fläche. Oder man müsste die Restfläche dann für kleinere Chips nutzen. Das verkompliziert aber dann das Dicen und nicht nutzbare Fläche muss ja im Frontend auch teilweise prozessiert werden.
Abgesehen davon wird der spätere Prozess komplizierter, weil ja die defekten Chips per Logik aus der Speichernutzung ausgeschlossen werden müssen. Während ein SSD-Hersteller ja bereits selektierte gute Flashchips bekommt.

Am Ende läufts quasi auf nen Businesscase raus: Backendkosten sparen vs. verlorene Chipfläche im Frontend.
Da geht nicht wirklich Chipfläche verloren, schließlich werden alle Chips aus physikalsichen Gründen auf kreisförmigen Waffern hergestellt. D.h. normalerweise schmeisst der Hersteller eben die Ränder weg. Der einzige Nachteil aus dieser Sicht ist dass das Gehäuse des Geräts um die Größe dieses Randes ansteigt. Das ist aber recht irrelevant.
 
Hardwareluxx setzt keine externen Werbe- und Tracking-Cookies ein. Auf unserer Webseite finden Sie nur noch Cookies nach berechtigtem Interesse (Art. 6 Abs. 1 Satz 1 lit. f DSGVO) oder eigene funktionelle Cookies. Durch die Nutzung unserer Webseite erklären Sie sich damit einverstanden, dass wir diese Cookies setzen. Mehr Informationen und Möglichkeiten zur Einstellung unserer Cookies finden Sie in unserer Datenschutzerklärung.


Zurück
Oben Unten refresh