TSMC baut Produktion für 3-nm-Chips auf

Thread Starter
Mitglied seit
06.03.2017
Beiträge
112.372
tsmc.jpg
TSMC möchte laut eigenen Angaben zufolge eine dermodernsten Chipfabriken der Welt aufbauen. In der neuen Fab ist geplant, dassChips im 3-nm-Verahren vom Band laufen werden. Die neue Fab werde im TainanScience Park errichtet. Dort hat der Auftagsfertiger mit der Fab 6 und Fab 14bereits zwei Chipfabriken in Betrieb und möchte sein Engagement nun weiter ausbauen.Weitere Einzelheiten wollte TSMC bei seiner Mitteilungallerdings nicht herausrücken. Weder die Kosten für die Errichtung der neuenFabrikhalle hat das Unternehmen bekanntgegeben, noch den geplanten Startterminder Produktion.Mit dem 3-nm-Prozess möchte TSMC keine Marktanteileverlieren und auch weiterhin der größte...

... weiterlesen
 
Wenn Du diese Anzeige nicht sehen willst, registriere Dich und/oder logge Dich ein.
Und morgen kommt eine pressemitteilung dass samdung 2022 den -2nm prozess startet.
 
Die Mitteilung von TSMC ist ja nur eine kurze Vollzugsmeldung, daß man jetzt einen konkreten Standort gefunden hat. Die offizielle Ankündigung, die Fab bauen zu wollen, erfolgte bereits im Dezember letzten Jahres; da war dann auch von 15,7 Mrd.$ die Rede.
 
5 jahre is ne verdammt lange zeit. nicht.
Wer sagt denn dass dies dann das Ende ist?
Vor kurzem galt 7nm als Limit.

Natürlich ist jetzt mal wieder die Frage was darin wirklich 3nm oder 7nm hat.

Andererseits muss man auch sagen dass sich die Vorteile des Shrinkings inzwischen in Grenzen halten. Das war früher deutlich interessanter.
 
"laut eigenen Angaben zufolge"?
Hinter "Angaben" schon vergessen wie der Satz anfing?
 
Ich finde 5 Jahre jetzt gar nicht sooo lange, wenn man bedenkt das alles noch gebaut/eingerichtet und Personal besorgt werden muss.
 
Dachte 3nm gehen nicht aufgrund der Leckströme? Hieß es nicht immer bei 5 oder 7nm ist physikalisch Schluss??
 
An dem 3nm Prozess ist soviel 3nm wie an den aktuellen 10/12/14/16nm Prozessen etwas diese Grössenordnung hat. Nichts. Intel selbst veröffentlicht dazu regelmässig Zahlen. Ein Si Atom braucht etwa 0.5nm "Platz". Der kleinste FET währe also ca. 2nm breit. Kleiner gehts nicht. Eine Isolationsschicht 0.5nm. Ich gehe aber davon aus, dass eine Kristalllage nicht besonders gut isoliert.

Trotzdem schön zu sehen, dass es weitergeht.
 
Weiter geht es vor allem mit der Interpretation der erzielten Verkleinerungen und kleiner ist nicht immer für alles besser.
Dazu kommt noch der Preis dieser Verkleinerungen.
 
Und morgen kommt eine pressemitteilung dass samdung 2022 den -2nm prozess startet.

Eine subtraktive Größenordnung ist Nonsens! Oder ist irgendwas Minus-10-Meter groß/klein? Stelle Dir vor, das metrische Einheitensystem kennt als die nächst kleine Größenordnung den Pikometer - Das macht die Arithmetik einfacher!
 
Hardwareluxx setzt keine externen Werbe- und Tracking-Cookies ein. Auf unserer Webseite finden Sie nur noch Cookies nach berechtigtem Interesse (Art. 6 Abs. 1 Satz 1 lit. f DSGVO) oder eigene funktionelle Cookies. Durch die Nutzung unserer Webseite erklären Sie sich damit einverstanden, dass wir diese Cookies setzen. Mehr Informationen und Möglichkeiten zur Einstellung unserer Cookies finden Sie in unserer Datenschutzerklärung.


Zurück
Oben Unten refresh